![Cadence Concept-HDL&Allegro原理图与电路板设计](https://wfqqreader-1252317822.image.myqcloud.com/cover/863/653863/b_653863.jpg)
上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人
6.1 加载网表
(1)在项目管理器中,单击Design Entry,在原理图编辑器中选择File→Export Physical命令。
(2)选择Update PCB Editor Board(Netrev)选框。
(3)在Input Board File区域,单击Browse按钮。选择User1/ftb/pcb目录,选择partial_placed.brd文件并单击Open按钮,partial_placed.brd文件存入Input Board区域。修改partial_placed.brd文件的路径,如图6-1-1所示。
(4)在Output Board File区域,输入pcbxxx。
(5)在Electrical Constrains选项下,选择Overwirte Current Constrains选项。
(6)单击OK按钮,root设计被封装,PCB编辑器的网络表也被制作。
(7)当导出完全成功后,单击No按钮跳过详细报告。在原理图编辑器中,选择File→Exit命令。
![](https://epubservercos.yuewen.com/7C0837/3591133103604701/epubprivate/OEBPS/Images/Figure-0081-01.jpg?sign=1738881123-Acf8UX3xt9KnltibBVRPYRAIQ9kQzjJF-0-4019e057b5a4448a87e56900d7c00d8b)
图6-1-1 设置Input Board File区域